本文提出了一种新技术,可在片上同时计算两个连续帧的差和和,从而实现低功耗的 CMOS 成像器。在第二帧的积分期间,会(通过感测元件和像素内存储节点)收集从光敏像素区域扩散的光生电荷,因此现有的差异成像器容易出现错误。我们的概念验证型成像仪使用新的不平衡差分信号链,将帧差输出中的泄漏误差降低 17 倍。在大多数照明范围内,所得的 INL 小于 1%。在不显着增加固定图案噪声(FPN)或读取噪声的情况下减少了错误,从而保持较高的图像质量。256 x 256 成像器中的功耗仅为 18mW。