本文提出了一种逐次逼近型 ADC(SAR)架构,该架构利用图像传感器的信号相关光子散粒噪声特性。多分段逐次逼近型 ADC(MS-SAR)应用了细分技术。其中,根据给定像素的光子传输曲线(PTC)缩放每个分段的转换步长。MS-SAR 通过二进制搜索并选择适当的段,然后用 SAR 寄存器解析剩余的位。ADC设计为高度可扩展,面向需要高分辨率 A/D 转换器的图像传感器系列。第一个高速列并行图像传感器原型采用 MS-SAR 架构,在 0.18µm 5 V/1.8V CMOS 工艺中制造的。由此得出的测量结果表明,ADC 能在最低段上以 2.475 us 的转换时间解析 16 位。